## TP 3 mémoire (VHDL)

Travail Préparatoire : Lire l'énoncé avant l'arrivée en séance de TP. Objectifs du TP :

- Comprendre et pratiquer les accès mémoire.
- Approfondir les connaissances en VHDL (manipulation de vecteurs, arithmétique, affectation concurrente conditionnelle)

## Ex. 1 : Lecture de mémoire

Vous disposez d'une mémoire synchrone de 17 bits d'adresse, et de 24 bits de données.

Question 1 Quelle est la capacité en mots mémoire, et en octets?

On vous fournit un compteur similaire à celui réalisé au TP2, dont les sources sont accessibles dans le fichier vhd/Compteur.vhd.

Question 2 Regardez le code source pour comprendre l'intérêt du port max et pour découvrir une manière de représenter des multiplexeurs en VHDL.

Avec ce compteur, nous souhaitons construire un composant capable de lire mot par mot le contenu de la mémoire. Le composant construit prend une entrée d'horloge clk, une entrée d'initialisation reset et une sortie data correspondant aux données successives lues.

Question 3 Décrivez ce composant en complétant le fichier vhd/lecture\_memoire.vhd. Il s'agit de connecter la sortie du compteur sur le bus d'adresse de la mémoire donnée dans vhd/RAM\_Video.vhd, en veillant à ce que la mémoire soit en lecture pour chaque cycle.

Question 4 Simulez votre composant avec la commande make run\_simu TOP=lecture\_memoire. Vous pouvez consulter les données produites en hexadécimal puis en ASCII (radix/hexadecimal ou radix/ASCII). Sachant que chaque octet code un caractère en ASCII, décodez le message inclus dans les 14 premières adresses de la mémoire. Quelle est l'adresse mémoire du mot "rav"? Ajoutez à votre simulation l'adresse générée par le compteur pour observer le comportement synchrone de cette mémoire.

Pour aller plus loin...

Question 5 On souhaite à présent lire seulement un mot sur 16 dans la mémoire, en partant de l'adresse 0 et jusqu'à l'adresse 192. Modifiez votre circuit de lecture, simulez et indiquez le message contenu dans la mémoire. Chaque octet code un caractère en ASCII, décodez le message correspondant.

## Ex. 2: Carte VGA

Dans cet exercice, on va afficher à l'écran une image bitmap sur un écran via le port VGA. Une image bitmap est décrite sous la forme d'une matrice 2D dont chaque case (pixel) correspond à la couleur du point de coordonnées correspondantes. L'image que l'on va utiliser est une image de

résolution 640x480 ayant 6 bits par pixel. Cette image est contenu dans le composant mémoire RAM\_Video étudié dans l'exercice précédent. Chaque mot de cette mémoire regroupe donc 4 pixels consécutifs. Dans le mot, le pixel 0 est sur les 6 bits de poids fort et le pixel 3 est sur les 6 bits de poids faible. Chaque pixel est codé sur 6 bits consécutifs : 2 bits rouge, 2 bits vert et 2 bits bleu. Le bit de poids fort (MSB) correspond au MSB rouge et le bit de poids faible(LSB) correspond au LSB bleu.

La mémoire est remplie sans vide en parcourant l'image de gauche à droite et du haut vers le bas. Ainsi, on obtient l'adresse du mot contenant le pixel désigné par X et Y avec la formule (X+640\*Y)/4=160\*Y+X/4=128\*Y+32\*Y+X/4. X%4 donne la position du pixel dans le mot.

On vous fournit le système complet qui intègre la mémoire RAM\_Video, un composant générant la synchronisation du protocole VGA (HS et VS : signaux de synchronisation horizontale et verticale, X et Y : coordonnées du pixel actuellement balayé, IMG : bit de validité) et un composant qui génère les signaux RGB (commande des couleurs). Ce système est décrit dans le schéma ci-dessous. Les vecteurs de sortie RGB (5 ou 6 bits) sont chacun connectés à un convertisseur numérique/analogique présent sur la carte en amont du connecteur VGA (les détails sont dans la documentation à votre disposition sur Chamilo). Pour avoir des couleurs propres, il faut fixer une valeur à tous même si les pixels issus de l'image ne sont codés que sur 6 bits.



Question 1 Dessinez le circuit correspondant au module GeneRGB pour permettre l'affichage décrit ci-dessus. Implantez votre circuit dans le fichier  $vhd/GeneRGB\_bitmap.vhd$  en vous aidant des conseils fournis dans ce fichier.

Question 2 Simulez le circuit VGA complet (décrit dans le fichier  $vhd/VGA\_bitmap.vhd$ ) pendant une durée de simulation de  $17 \text{ms}^{\,1}$  et vérifiez que le début de l'image correspond aux captures des figures 1 et 2. Pour cela taper la commande make run\_simu TOP=VGA\_bitmap.

<sup>1.</sup> Le protocole VGA implanté a une fréquence de rafraichissement de 60Hz.



FIGURE 1 – Simulation sur une fenêtre de 1,6ms (affichage en hexa)



FIGURE 2 – Simulation en zoomant autour de 0,96ms (affichage en hexa)

Question 4 Modifiez le composant GeneRGB pour réaliser diverses transformations de l'image. Par exemple échanger le vert et le bleu, inverser le haut et le bas, inverser la droite et la gauche, produire une image miroir, etc. Testez sur carte. Nous donnons figures 3, 4 et 5 quelques exemples d'images à obtenir.

Pour aller plus loin...

Question 5 Lisez la description du composant GeneSync et comprenez-la en vous aidant des commentaires, de la figure ci-dessous et de la documentation VGA.





Figure 3 – miroir



 ${\tt FIGURE}~4-sym\'etrie~horizontale$ 



 ${\tt FIGURE}~5-recopie~horizontale$